Initialising ...
Initialising ...
Initialising ...
Initialising ...
Initialising ...
Initialising ...
Initialising ...
野崎 幹人*; 渡邉 健太*; 山田 高寛*; Shih, H.-A.*; 中澤 敏志*; 按田 義治*; 上田 哲三*; 吉越 章隆; 細井 卓治*; 志村 考功*; et al.
Japanese Journal of Applied Physics, 57(6S3), p.06KA02_1 - 06KA02_7, 2018/06
被引用回数:18 パーセンタイル:65.6(Physics, Applied)MOSゲート構造の採用によるAlGaN/GaN-HFETの高性能化のためにはリーク電流が少なく、かつ界面特性が良好なゲート絶縁膜が必要である。AlO膜は比較的高い誘電率と広いバンドギャップを持つことから有望視されているが、界面特性向上技術の開発や電子注入耐性の低さによる閾値電圧変動等の課題を抱えている。本研究ではALD法によるAlON成膜を検討した。MOSキャパシタのC-V特性には界面欠陥応答に起因する周波数分散がほとんど見られておらず、AlON/AlGaN界面が良好であることがわかる。AlON試料は同様にALD法で堆積したAlO MOSキャパシタよりもシフト量が少なく、電子注入耐性の向上も確認できた。これらの良好な特性は本研究のALD-AlON膜がGaN MOSデバイス向けのゲート絶縁膜として有望であることを示している。